Intel montre des recherches pour emballer plus de puissance de calcul dans les puces au-delà de 2025

Le logo Intel est affiché sur les écrans d’ordinateur au SIGGRAPH 2017 à Los Angeles, Californie, États-Unis, le 31 juillet 2017. REUTERS/Mike Blake/File Photo

Inscrivez-vous maintenant pour un accès GRATUIT et illimité à Reuters.com

11 décembre (Reuters) – Les équipes de recherche d’Intel Corp (INTC.O) ont dévoilé samedi des travaux qui, selon la société, l’aideront à accélérer et à réduire les puces informatiques au cours des dix prochaines années, avec plusieurs technologies visant à empiler des parties de puces sur dessus l’un de l’autre.

Le Research Components Group d’Intel a présenté le travail dans des articles lors d’une conférence internationale qui se tiendra à San Francisco. La société de la Silicon Valley s’efforce de regagner son avance dans la fabrication des puces les plus petites et les plus rapides qu’elle a perdues ces dernières années face à des concurrents tels que Taiwan Semiconductor Manufacturing Co (2330.TW) et Samsung Electronics Co Ltd (005930.KS).

Alors que le PDG d’Intel, Pat Gelsinger, a présenté des plans commerciaux visant à reprendre cette avance d’ici 2025, les travaux de recherche dévoilés samedi donnent un aperçu de la manière dont Intel envisage de rivaliser au-delà de 2025.

Inscrivez-vous maintenant pour un accès GRATUIT et illimité à Reuters.com

L’un des moyens par lesquels Intel intègre davantage de puissance de calcul dans les puces en empilant des « tuiles » ou des « puces » en trois dimensions plutôt que de créer des puces en une seule pièce en deux dimensions. Intel a montré samedi un travail qui pourrait permettre 10 fois plus de connexions entre les tuiles empilées, ce qui signifie que des tuiles plus complexes peuvent être empilées les unes sur les autres.

Mais peut-être que la plus grande avancée montrée samedi était un document de recherche démontrant un moyen d’empiler des transistors – de minuscules commutateurs qui forment les blocs de construction les plus élémentaires de puces en représentant les 1 et les 0 de la logique numérique – les uns sur les autres.

Intel pense que la technologie entraînera une augmentation de 30 à 50 % du nombre de transistors qu’elle peut emballer dans une zone donnée d’une puce. L’augmentation du nombre de transistors est la principale raison pour laquelle les puces sont constamment devenues plus rapides au cours des 50 dernières années.

« En empilant les appareils directement les uns sur les autres, nous économisons clairement de l’espace », a déclaré à Reuters Paul Fischer, directeur et ingénieur principal principal du groupe de recherche sur les composants d’Intel. « Nous réduisons les longueurs d’interconnexion et économisons réellement de l’énergie, ce qui rend cela non seulement plus rentable, mais également plus performant. »

Inscrivez-vous maintenant pour un accès GRATUIT et illimité à Reuters.com

Reportage de Stephen Nellis à San Francisco Montage par Nick Zieminski

Nos normes : les principes de confiance de Thomson Reuters.

.

www.actusduweb.com
Suivez Actusduweb sur Google News


Ce site utilise des cookies pour améliorer votre expérience. Nous supposerons que cela vous convient, mais vous pouvez vous désinscrire si vous le souhaitez. J'accepte Lire la suite